Digital catalogue


 

Choice of metadata IPR SMART

Page 1, Results: 6

Report on unfulfilled requests: 0

116390
Скитев, А. А.
    Верификация цифровых устройств : курс лекций. Учебное пособие / Скитев А. А. - Москва : Национальный исследовательский ядерный университет «МИФИ», 2020. - 92 с. - ISBN 978-5-7262-2696-5 : Б. ц.
Книга находится в Премиум-версии IPR SMART.

УДК
ББК 32.973

Кл.слова (ненормированные):
верификация -- проектирование -- цифровая схемотехника -- цифровое устройство
Аннотация: Настоящий курс лекций предназначен для обучающихся, изучающих верификацию как один из этапов проектирования цифровых устройств. Для успешного освоения материала обучающиеся должны знать основы цифровой схемотехники, иметь навыки разработки цифровых устройств с использованием языка Verilog (предпочтительно) или VHDL и иметь опыт работы с языком С++. Лекции состоят из двух глобальных разделов. В первой части курса обучающимся предлагается освоить общие понятия верификации, современные подходы к построению верификационного окружения и его основные компоненты и задачи. В качестве языка для разработки используется язык SystemVerilog, являющийся наиболее современным средством для проектирования верификационных окружений. Вторая часть курса посвящена изучению универсальной методологии верификации UVM и одноименной библиотеки классов. Последовательно рассматривается маршрут проектирования верификационного окружения в соответствии с данной методологией. Изучается назначение и структура базовых компонентов – драйвера, монитора, агента, окружения. Рассматриваются вопросы генерации тестовых воздействий с помощью последовательностей и генераторов. Затрагиваются вопросы сбора тестового покрытия для оценки эффективности разработанных тестов. В лекциях приводится достаточное количество примеров, в том числе рассмотрены нестандартные случаи. Подготовлено в рамках Проекта по созданию и развитию Международного научно-методического центра НИЯУ МИФИ.

Скитев, А. А. Верификация цифровых устройств [Электронный ресурс] : Курс лекций. Учебное пособие / Скитев А. А., 2020. - 92 с.

1.

Скитев, А. А. Верификация цифровых устройств [Электронный ресурс] : Курс лекций. Учебное пособие / Скитев А. А., 2020. - 92 с.


116390
Скитев, А. А.
    Верификация цифровых устройств : курс лекций. Учебное пособие / Скитев А. А. - Москва : Национальный исследовательский ядерный университет «МИФИ», 2020. - 92 с. - ISBN 978-5-7262-2696-5 : Б. ц.
Книга находится в Премиум-версии IPR SMART.

УДК
ББК 32.973

Кл.слова (ненормированные):
верификация -- проектирование -- цифровая схемотехника -- цифровое устройство
Аннотация: Настоящий курс лекций предназначен для обучающихся, изучающих верификацию как один из этапов проектирования цифровых устройств. Для успешного освоения материала обучающиеся должны знать основы цифровой схемотехники, иметь навыки разработки цифровых устройств с использованием языка Verilog (предпочтительно) или VHDL и иметь опыт работы с языком С++. Лекции состоят из двух глобальных разделов. В первой части курса обучающимся предлагается освоить общие понятия верификации, современные подходы к построению верификационного окружения и его основные компоненты и задачи. В качестве языка для разработки используется язык SystemVerilog, являющийся наиболее современным средством для проектирования верификационных окружений. Вторая часть курса посвящена изучению универсальной методологии верификации UVM и одноименной библиотеки классов. Последовательно рассматривается маршрут проектирования верификационного окружения в соответствии с данной методологией. Изучается назначение и структура базовых компонентов – драйвера, монитора, агента, окружения. Рассматриваются вопросы генерации тестовых воздействий с помощью последовательностей и генераторов. Затрагиваются вопросы сбора тестового покрытия для оценки эффективности разработанных тестов. В лекциях приводится достаточное количество примеров, в том числе рассмотрены нестандартные случаи. Подготовлено в рамках Проекта по созданию и развитию Международного научно-методического центра НИЯУ МИФИ.

100203
Пуховский, В. Н.
    Схемотехника высокопроизводительных вычислительных систем : учебное пособие / Пуховский В. Н. - Ростов-на-Дону, Таганрог : Издательство Южного федерального университета, 2019. - 229 с. - ISBN 978-5-9275-3432-6 : Б. ц.
Книга находится в Премиум-версии IPR SMART.

УДК
ББК 32.97

Кл.слова (ненормированные):
вычислительная система -- дешифратор -- сапр -- схемотехника -- триггерное устройство -- цифровое устройство
Аннотация: В пособии рассматриваются основы и базовые понятия HDL-проектирования основных цифровых узлов высокопроизводительных вычислительных систем средствами САПР с использованием языка описания аппаратуры VHDL. Предназначено для студентов направлений подготовки 09.03.01 – Информатика и вычислительная техника, 27.03.03 – Системный анализ и управление и специальности 09.05.01 – Применение и эксплуатация автоматизированных систем специального назначения, прошедших подготовку по основам цифровой схемотехники.

Доп.точки доступа:
Пьявченко, А. О.
Черный, С. А.

Пуховский, В. Н. Схемотехника высокопроизводительных вычислительных систем [Электронный ресурс] : Учебное пособие / Пуховский В. Н., 2019. - 229 с.

2.

Пуховский, В. Н. Схемотехника высокопроизводительных вычислительных систем [Электронный ресурс] : Учебное пособие / Пуховский В. Н., 2019. - 229 с.


100203
Пуховский, В. Н.
    Схемотехника высокопроизводительных вычислительных систем : учебное пособие / Пуховский В. Н. - Ростов-на-Дону, Таганрог : Издательство Южного федерального университета, 2019. - 229 с. - ISBN 978-5-9275-3432-6 : Б. ц.
Книга находится в Премиум-версии IPR SMART.

УДК
ББК 32.97

Кл.слова (ненормированные):
вычислительная система -- дешифратор -- сапр -- схемотехника -- триггерное устройство -- цифровое устройство
Аннотация: В пособии рассматриваются основы и базовые понятия HDL-проектирования основных цифровых узлов высокопроизводительных вычислительных систем средствами САПР с использованием языка описания аппаратуры VHDL. Предназначено для студентов направлений подготовки 09.03.01 – Информатика и вычислительная техника, 27.03.03 – Системный анализ и управление и специальности 09.05.01 – Применение и эксплуатация автоматизированных систем специального назначения, прошедших подготовку по основам цифровой схемотехники.

Доп.точки доступа:
Пьявченко, А. О.
Черный, С. А.

142041
Бибило, П. Н.
    Основы языка VHDL : учебное пособие / Бибило П. Н. - Москва : СОЛОН-Р, 2021. - 200 с. - ISBN 5-93455-056-X : Б. ц.
Книга находится в Премиум-версии IPR SMART.

УДК
ББК 32.97

Кл.слова (ненормированные):
vhdl-описание -- автоматизация проектирования -- интегральная схема -- микроэлектроника -- микроэлектронная система -- параллельный оператор -- последовательный оператор -- сбис -- цифровая система -- язык vhdl
Аннотация: Эффективная работа в современных САПР, разработанных ведущими зарубежными фирмами в области микроэлектроники (XILINX, Altera, Cadence, Synopsys, Mentor Graphics и др.), требует знания языка VHDL – исходного языка описания проектов. Книга доктора технических наук, профессора Бибило П.Н. предназначена для первоначального ознакомления с языком VHDL, являющимся международным стандартом в области автоматизации проектирования микроэлектронных систем на современной элементной базе сверхбольших интегральных схем (СБИС) – как на заказных СБИС, так и на программируемых логических интегральных схемах (ПЛИС).

Бибило, П. Н. Основы языка VHDL [Электронный ресурс] : учебное пособие / Бибило П. Н., 2021. - 200 с.

3.

Бибило, П. Н. Основы языка VHDL [Электронный ресурс] : учебное пособие / Бибило П. Н., 2021. - 200 с.


142041
Бибило, П. Н.
    Основы языка VHDL : учебное пособие / Бибило П. Н. - Москва : СОЛОН-Р, 2021. - 200 с. - ISBN 5-93455-056-X : Б. ц.
Книга находится в Премиум-версии IPR SMART.

УДК
ББК 32.97

Кл.слова (ненормированные):
vhdl-описание -- автоматизация проектирования -- интегральная схема -- микроэлектроника -- микроэлектронная система -- параллельный оператор -- последовательный оператор -- сбис -- цифровая система -- язык vhdl
Аннотация: Эффективная работа в современных САПР, разработанных ведущими зарубежными фирмами в области микроэлектроники (XILINX, Altera, Cadence, Synopsys, Mentor Graphics и др.), требует знания языка VHDL – исходного языка описания проектов. Книга доктора технических наук, профессора Бибило П.Н. предназначена для первоначального ознакомления с языком VHDL, являющимся международным стандартом в области автоматизации проектирования микроэлектронных систем на современной элементной базе сверхбольших интегральных схем (СБИС) – как на заказных СБИС, так и на программируемых логических интегральных схемах (ПЛИС).

141910
Перельройзен, Е. З.
    Проектируем на VHDL : учебное пособие / Перельройзен Е. З. - Москва : СОЛОН-Пресс, 2021. - 448 с. - ISBN 5-98003-113-8 : Б. ц.
Книга находится в Премиум-версии IPR SMART.

УДК
ББК 32.973

Кл.слова (ненормированные):
vhdl -- микропроцессор -- модель -- программирование -- схема -- цифровая система -- цифровое устройство
Аннотация: Книга посвящена проектированию цифровых систем с помощью языка описания аппаратуры VHDL (VHSIC Hardware Description Language). Первая часть книги описывает процесс проектирования на языках описания аппаратуры. Во второй части книги рассматривается работа с VHDL в различных средах проектирования: ModelSim (Mentor Graphics), Active HDL (Aldec), OrCAD (Cadence), Warp (Cypress Semiconductor), Foundation Series (Xilinx) и Symphony (Symphony EDA). Третья часть книги содержит VHDL-модели ряда комбинационных и последовательностных цифровых схем. Предполагается знакомство читателя с основами программирования и проектирования цифровых устройств. Книга написана на основе преподавания курса языка VHDL и его приложений к моделированию цифровых систем в Еврейском университете (Иерусалим), Хайфском университете и филиале английского университета Ковентри в Израиле.

Перельройзен, Е. З. Проектируем на VHDL [Электронный ресурс] : учебное пособие / Перельройзен Е. З., 2021. - 448 с.

4.

Перельройзен, Е. З. Проектируем на VHDL [Электронный ресурс] : учебное пособие / Перельройзен Е. З., 2021. - 448 с.


141910
Перельройзен, Е. З.
    Проектируем на VHDL : учебное пособие / Перельройзен Е. З. - Москва : СОЛОН-Пресс, 2021. - 448 с. - ISBN 5-98003-113-8 : Б. ц.
Книга находится в Премиум-версии IPR SMART.

УДК
ББК 32.973

Кл.слова (ненормированные):
vhdl -- микропроцессор -- модель -- программирование -- схема -- цифровая система -- цифровое устройство
Аннотация: Книга посвящена проектированию цифровых систем с помощью языка описания аппаратуры VHDL (VHSIC Hardware Description Language). Первая часть книги описывает процесс проектирования на языках описания аппаратуры. Во второй части книги рассматривается работа с VHDL в различных средах проектирования: ModelSim (Mentor Graphics), Active HDL (Aldec), OrCAD (Cadence), Warp (Cypress Semiconductor), Foundation Series (Xilinx) и Symphony (Symphony EDA). Третья часть книги содержит VHDL-модели ряда комбинационных и последовательностных цифровых схем. Предполагается знакомство читателя с основами программирования и проектирования цифровых устройств. Книга написана на основе преподавания курса языка VHDL и его приложений к моделированию цифровых систем в Еврейском университете (Иерусалим), Хайфском университете и филиале английского университета Ковентри в Израиле.

142035
Бибило, П. Н.
    Синтез логических схем с использованием языка VHDL : учебное пособие / Бибило П. Н. - Москва : СОЛОН-Р, 2021. - 384 с. - ISBN 5-93455-152-3 : Б. ц.
Книга находится в Премиум-версии IPR SMART.

УДК
ББК 32.97

Кл.слова (ненормированные):
высокоуровневый синтез -- декларация константы -- комбинационная схема -- конечный автомат -- логическая схема -- логический синтез -- синтез схемы -- цифровая система -- язык vhdl -- язык проектирования
Аннотация: Рассматриваются теоретические основы синтеза логических схем по спецификациям на высокоуровневом языке VHDL, предназначенном для проектирования цифровых систем, описывается «синтезируемое» подмножество языка VHDL в системе автоматического синтеза Leonardo, приводятся примеры синтезируемых (схемно реализуемых) конструкций языка и примеры синтезируемых описаний типовых схем, изучается проблема эффективного управления процессом синтеза. Язык VHDL является международным стандартом в системах автоматизации проектирования и предназначен для спецификации, моделирования и синтеза цифровых систем на основе заказных и программируемых пользователями сверхбольших интегральных схем. Книга предназначена для первоначального ознакомления как с языком VHDL, так и c проблемой синтеза схем по спецификациям на языке VHDL. Может быть полезна студентам, аспирантам и специалистам, занимающимся разработкой электронной аппаратуры с помощью средств САПР.

Бибило, П. Н. Синтез логических схем с использованием языка VHDL [Электронный ресурс] : учебное пособие / Бибило П. Н., 2021. - 384 с.

5.

Бибило, П. Н. Синтез логических схем с использованием языка VHDL [Электронный ресурс] : учебное пособие / Бибило П. Н., 2021. - 384 с.


142035
Бибило, П. Н.
    Синтез логических схем с использованием языка VHDL : учебное пособие / Бибило П. Н. - Москва : СОЛОН-Р, 2021. - 384 с. - ISBN 5-93455-152-3 : Б. ц.
Книга находится в Премиум-версии IPR SMART.

УДК
ББК 32.97

Кл.слова (ненормированные):
высокоуровневый синтез -- декларация константы -- комбинационная схема -- конечный автомат -- логическая схема -- логический синтез -- синтез схемы -- цифровая система -- язык vhdl -- язык проектирования
Аннотация: Рассматриваются теоретические основы синтеза логических схем по спецификациям на высокоуровневом языке VHDL, предназначенном для проектирования цифровых систем, описывается «синтезируемое» подмножество языка VHDL в системе автоматического синтеза Leonardo, приводятся примеры синтезируемых (схемно реализуемых) конструкций языка и примеры синтезируемых описаний типовых схем, изучается проблема эффективного управления процессом синтеза. Язык VHDL является международным стандартом в системах автоматизации проектирования и предназначен для спецификации, моделирования и синтеза цифровых систем на основе заказных и программируемых пользователями сверхбольших интегральных схем. Книга предназначена для первоначального ознакомления как с языком VHDL, так и c проблемой синтеза схем по спецификациям на языке VHDL. Может быть полезна студентам, аспирантам и специалистам, занимающимся разработкой электронной аппаратуры с помощью средств САПР.

141964
Поляков, А. К.
    Языки VHDL и VERILOG в проектировании цифровой аппаратуры : учебное пособие / Поляков А. К. - Москва : СОЛОН-Пресс, 2021. - 314 с. - ISBN 5-98003-016-6 : Б. ц.
Книга находится в Премиум-версии IPR SMART.

УДК
ББК 32.973

Кл.слова (ненормированные):
verilog -- vhdl -- высокоуровневый язык -- программирование -- синхронная память -- цифровая аппаратура -- цифровая система
Аннотация: Книга посвящена проектированию цифровых систем с помощью высокоуровневых языков описания аппаратуры (Hardware Description Language – HDL) – Verilog и VHDL. Эти языки являются международным стандартом и используются как системами анализа (моделирование), так и системами синтеза цифровой аппаратуры. С единых позиций изложены основные концепции этих языков. Даны рекомендации по стилю кодирования, синтезабельности и верификации HDL-описаний проектируемых систем. Приведены примеры синтезабельных описаний узлов и устройств и организации функциональных тестов. В приложение вынесены справочные данные по языкам VHDL и VERILOG. Автор предполагает, что читатель знаком с основами программирования и основами проектирования цифровых устройств.

Поляков, А. К. Языки VHDL и VERILOG в проектировании цифровой аппаратуры [Электронный ресурс] : учебное пособие / Поляков А. К., 2021. - 314 с.

6.

Поляков, А. К. Языки VHDL и VERILOG в проектировании цифровой аппаратуры [Электронный ресурс] : учебное пособие / Поляков А. К., 2021. - 314 с.


141964
Поляков, А. К.
    Языки VHDL и VERILOG в проектировании цифровой аппаратуры : учебное пособие / Поляков А. К. - Москва : СОЛОН-Пресс, 2021. - 314 с. - ISBN 5-98003-016-6 : Б. ц.
Книга находится в Премиум-версии IPR SMART.

УДК
ББК 32.973

Кл.слова (ненормированные):
verilog -- vhdl -- высокоуровневый язык -- программирование -- синхронная память -- цифровая аппаратура -- цифровая система
Аннотация: Книга посвящена проектированию цифровых систем с помощью высокоуровневых языков описания аппаратуры (Hardware Description Language – HDL) – Verilog и VHDL. Эти языки являются международным стандартом и используются как системами анализа (моделирование), так и системами синтеза цифровой аппаратуры. С единых позиций изложены основные концепции этих языков. Даны рекомендации по стилю кодирования, синтезабельности и верификации HDL-описаний проектируемых систем. Приведены примеры синтезабельных описаний узлов и устройств и организации функциональных тестов. В приложение вынесены справочные данные по языкам VHDL и VERILOG. Автор предполагает, что читатель знаком с основами программирования и основами проектирования цифровых устройств.

Page 1, Results: 6

 

All acquisitions for 
Or select a month