Электронный каталог


 

База данных: Каталог ЭБС IPR SMART

Страница 1, Результатов: 4

Отмеченные записи: 0

116390
Скитев, А. А.
    Верификация цифровых устройств : курс лекций. Учебное пособие / Скитев А. А. - Москва : Национальный исследовательский ядерный университет «МИФИ», 2020. - 92 с. - ISBN 978-5-7262-2696-5 : Б. ц.
Книга находится в Премиум-версии IPR SMART.

УДК
ББК 32.973

Кл.слова (ненормированные):
верификация -- проектирование -- цифровая схемотехника -- цифровое устройство
Аннотация: Настоящий курс лекций предназначен для обучающихся, изучающих верификацию как один из этапов проектирования цифровых устройств. Для успешного освоения материала обучающиеся должны знать основы цифровой схемотехники, иметь навыки разработки цифровых устройств с использованием языка Verilog (предпочтительно) или VHDL и иметь опыт работы с языком С++. Лекции состоят из двух глобальных разделов. В первой части курса обучающимся предлагается освоить общие понятия верификации, современные подходы к построению верификационного окружения и его основные компоненты и задачи. В качестве языка для разработки используется язык SystemVerilog, являющийся наиболее современным средством для проектирования верификационных окружений. Вторая часть курса посвящена изучению универсальной методологии верификации UVM и одноименной библиотеки классов. Последовательно рассматривается маршрут проектирования верификационного окружения в соответствии с данной методологией. Изучается назначение и структура базовых компонентов – драйвера, монитора, агента, окружения. Рассматриваются вопросы генерации тестовых воздействий с помощью последовательностей и генераторов. Затрагиваются вопросы сбора тестового покрытия для оценки эффективности разработанных тестов. В лекциях приводится достаточное количество примеров, в том числе рассмотрены нестандартные случаи. Подготовлено в рамках Проекта по созданию и развитию Международного научно-методического центра НИЯУ МИФИ.

Скитев, А. А. Верификация цифровых устройств [Электронный ресурс] : Курс лекций. Учебное пособие / Скитев А. А., 2020. - 92 с.

1.

Скитев, А. А. Верификация цифровых устройств [Электронный ресурс] : Курс лекций. Учебное пособие / Скитев А. А., 2020. - 92 с.


116390
Скитев, А. А.
    Верификация цифровых устройств : курс лекций. Учебное пособие / Скитев А. А. - Москва : Национальный исследовательский ядерный университет «МИФИ», 2020. - 92 с. - ISBN 978-5-7262-2696-5 : Б. ц.
Книга находится в Премиум-версии IPR SMART.

УДК
ББК 32.973

Кл.слова (ненормированные):
верификация -- проектирование -- цифровая схемотехника -- цифровое устройство
Аннотация: Настоящий курс лекций предназначен для обучающихся, изучающих верификацию как один из этапов проектирования цифровых устройств. Для успешного освоения материала обучающиеся должны знать основы цифровой схемотехники, иметь навыки разработки цифровых устройств с использованием языка Verilog (предпочтительно) или VHDL и иметь опыт работы с языком С++. Лекции состоят из двух глобальных разделов. В первой части курса обучающимся предлагается освоить общие понятия верификации, современные подходы к построению верификационного окружения и его основные компоненты и задачи. В качестве языка для разработки используется язык SystemVerilog, являющийся наиболее современным средством для проектирования верификационных окружений. Вторая часть курса посвящена изучению универсальной методологии верификации UVM и одноименной библиотеки классов. Последовательно рассматривается маршрут проектирования верификационного окружения в соответствии с данной методологией. Изучается назначение и структура базовых компонентов – драйвера, монитора, агента, окружения. Рассматриваются вопросы генерации тестовых воздействий с помощью последовательностей и генераторов. Затрагиваются вопросы сбора тестового покрытия для оценки эффективности разработанных тестов. В лекциях приводится достаточное количество примеров, в том числе рассмотрены нестандартные случаи. Подготовлено в рамках Проекта по созданию и развитию Международного научно-методического центра НИЯУ МИФИ.

83658
Строгонов, А. В.
    Реализация цифровых устройств в базисе программируемых логических интегральных схем : учебное пособие / Строгонов А. В. - Саратов : Ай Пи Эр Медиа, 2019. - 151 с. - ISBN 978-5-4497-0208-1 : Б. ц.
Книга находится в Премиум-версии IPR SMART.

УДК
ББК 32.97

Кл.слова (ненормированные):
интегральная схема -- логическая схема -- плис -- сапр -- цифровое устройство
Аннотация: В учебном пособии рассматривается использование программных инструментов с открытым исходным кодом для реализации цифровых устройств, представленных Verilog-кодом в базис академических ПЛИС. Даются практические примеры проектирования цифровых устройств с использованием синтезатора Odin-II САПР VTR, синтезатора Yosys в маршрутах проектирования с использованием индустриальных ПЛИС и заказных БИС Qflow. Затрагиваются вопросы программирования ПЛИС серии 5578 с использованием среды разработки конфигурационных данных АО «КТЦ «ЭЛЕКТРОНИКА». Издание соответствует требованиям Федерального государственного образовательного стандарта высшего образования по направлению подготовки 11.04.04 «Электроника и наноэлектроника» (магистерская программа «Приборы и устройства в микро- и наноэлектронике») и предназначено для изучения дисциплины «Программируемые логические интегральные схемы».

Строгонов, А. В. Реализация цифровых устройств в базисе программируемых логических интегральных схем [Электронный ресурс] : Учебное пособие / Строгонов А. В., 2019. - 151 с.

2.

Строгонов, А. В. Реализация цифровых устройств в базисе программируемых логических интегральных схем [Электронный ресурс] : Учебное пособие / Строгонов А. В., 2019. - 151 с.


83658
Строгонов, А. В.
    Реализация цифровых устройств в базисе программируемых логических интегральных схем : учебное пособие / Строгонов А. В. - Саратов : Ай Пи Эр Медиа, 2019. - 151 с. - ISBN 978-5-4497-0208-1 : Б. ц.
Книга находится в Премиум-версии IPR SMART.

УДК
ББК 32.97

Кл.слова (ненормированные):
интегральная схема -- логическая схема -- плис -- сапр -- цифровое устройство
Аннотация: В учебном пособии рассматривается использование программных инструментов с открытым исходным кодом для реализации цифровых устройств, представленных Verilog-кодом в базис академических ПЛИС. Даются практические примеры проектирования цифровых устройств с использованием синтезатора Odin-II САПР VTR, синтезатора Yosys в маршрутах проектирования с использованием индустриальных ПЛИС и заказных БИС Qflow. Затрагиваются вопросы программирования ПЛИС серии 5578 с использованием среды разработки конфигурационных данных АО «КТЦ «ЭЛЕКТРОНИКА». Издание соответствует требованиям Федерального государственного образовательного стандарта высшего образования по направлению подготовки 11.04.04 «Электроника и наноэлектроника» (магистерская программа «Приборы и устройства в микро- и наноэлектронике») и предназначено для изучения дисциплины «Программируемые логические интегральные схемы».

139119
Борисов, А. В.
    Цифровая обработка сигналов : учебное пособие для СПО / Борисов А. В. - Саратов : Профобразование, 2024. - 143 с. - ISBN 978-5-4488-1208-8 : Б. ц.
Книга находится в Премиум-версии IPR SMART.

УДК
ББК 32.81

Кл.слова (ненормированные):
verilog -- генерация сигнала -- интегральная схема -- обработка сигнала -- радиоаппаратостроение -- цифровой сигнал
Аннотация: В учебном пособии рассмотрены устройства цифровой обработки сигналов на основе программируемых логических интегральных схем (ПЛИС). Даны методические основы использования программной среды проектирования Quartus Prime. Приведены методические указания по исследованию разрабатываемых устройств на специализированном учебном стенде LESO 7. Учебное пособие может быть использовано при изучении дисциплины «Основы цифровой обработки сигналов» по специальностям среднего профессионального образования «Компьютерные системы и комплексы», «Радиоаппаратостроение».

Доп.точки доступа:
Шауэрман, А. А.

Борисов, А. В. Цифровая обработка сигналов [Электронный ресурс] : Учебное пособие для СПО / Борисов А. В., 2024. - 143 с.

3.

Борисов, А. В. Цифровая обработка сигналов [Электронный ресурс] : Учебное пособие для СПО / Борисов А. В., 2024. - 143 с.


139119
Борисов, А. В.
    Цифровая обработка сигналов : учебное пособие для СПО / Борисов А. В. - Саратов : Профобразование, 2024. - 143 с. - ISBN 978-5-4488-1208-8 : Б. ц.
Книга находится в Премиум-версии IPR SMART.

УДК
ББК 32.81

Кл.слова (ненормированные):
verilog -- генерация сигнала -- интегральная схема -- обработка сигнала -- радиоаппаратостроение -- цифровой сигнал
Аннотация: В учебном пособии рассмотрены устройства цифровой обработки сигналов на основе программируемых логических интегральных схем (ПЛИС). Даны методические основы использования программной среды проектирования Quartus Prime. Приведены методические указания по исследованию разрабатываемых устройств на специализированном учебном стенде LESO 7. Учебное пособие может быть использовано при изучении дисциплины «Основы цифровой обработки сигналов» по специальностям среднего профессионального образования «Компьютерные системы и комплексы», «Радиоаппаратостроение».

Доп.точки доступа:
Шауэрман, А. А.

141964
Поляков, А. К.
    Языки VHDL и VERILOG в проектировании цифровой аппаратуры : учебное пособие / Поляков А. К. - Москва : СОЛОН-Пресс, 2021. - 314 с. - ISBN 5-98003-016-6 : Б. ц.
Книга находится в Премиум-версии IPR SMART.

УДК
ББК 32.973

Кл.слова (ненормированные):
verilog -- vhdl -- высокоуровневый язык -- программирование -- синхронная память -- цифровая аппаратура -- цифровая система
Аннотация: Книга посвящена проектированию цифровых систем с помощью высокоуровневых языков описания аппаратуры (Hardware Description Language – HDL) – Verilog и VHDL. Эти языки являются международным стандартом и используются как системами анализа (моделирование), так и системами синтеза цифровой аппаратуры. С единых позиций изложены основные концепции этих языков. Даны рекомендации по стилю кодирования, синтезабельности и верификации HDL-описаний проектируемых систем. Приведены примеры синтезабельных описаний узлов и устройств и организации функциональных тестов. В приложение вынесены справочные данные по языкам VHDL и VERILOG. Автор предполагает, что читатель знаком с основами программирования и основами проектирования цифровых устройств.

Поляков, А. К. Языки VHDL и VERILOG в проектировании цифровой аппаратуры [Электронный ресурс] : учебное пособие / Поляков А. К., 2021. - 314 с.

4.

Поляков, А. К. Языки VHDL и VERILOG в проектировании цифровой аппаратуры [Электронный ресурс] : учебное пособие / Поляков А. К., 2021. - 314 с.


141964
Поляков, А. К.
    Языки VHDL и VERILOG в проектировании цифровой аппаратуры : учебное пособие / Поляков А. К. - Москва : СОЛОН-Пресс, 2021. - 314 с. - ISBN 5-98003-016-6 : Б. ц.
Книга находится в Премиум-версии IPR SMART.

УДК
ББК 32.973

Кл.слова (ненормированные):
verilog -- vhdl -- высокоуровневый язык -- программирование -- синхронная память -- цифровая аппаратура -- цифровая система
Аннотация: Книга посвящена проектированию цифровых систем с помощью высокоуровневых языков описания аппаратуры (Hardware Description Language – HDL) – Verilog и VHDL. Эти языки являются международным стандартом и используются как системами анализа (моделирование), так и системами синтеза цифровой аппаратуры. С единых позиций изложены основные концепции этих языков. Даны рекомендации по стилю кодирования, синтезабельности и верификации HDL-описаний проектируемых систем. Приведены примеры синтезабельных описаний узлов и устройств и организации функциональных тестов. В приложение вынесены справочные данные по языкам VHDL и VERILOG. Автор предполагает, что читатель знаком с основами программирования и основами проектирования цифровых устройств.

Страница 1, Результатов: 4

 

Все поступления за 
Или выберите интересующий месяц